209 0

설계 초기 단계에서 전력클록 네트워크를 고려한 라우팅 밀집도 예측 방법론

Title
설계 초기 단계에서 전력클록 네트워크를 고려한 라우팅 밀집도 예측 방법론
Other Titles
Power/Clock Network-Aware Routing Congestion Estimation Methodology at Early Design Stage
Author
정정화
Keywords
전력클록네트워크; 라우팅밀집도; 설계흐름; 플로어플랜; Routing congestion; Design methodology; Floorplan; EDA
Issue Date
2012-03
Publisher
한국전기전자학회
Citation
전기전자학회 논문지, 2012, 16(1), P.45-50
Abstract
본 논문은 설계 흐름의 초기 단계에서 SoC의 라우팅 밀집도를 빠르고 정확하게 예측하는 방법론을 제안한다. 라우팅 과정에서 발생하는 과도한 밀집 현상은 라우팅 실패를 야기하고, 물리 설계를 처음부터 다시하게 되는 불필요한 시간을 소모하게 한다. 설계 초기단계에서 라우팅 밀집도를 정확하게 예측하는 것은 성공적인 물리 설계를 이끌어 내며, 전체 설계 시간에 소모되는 비용을 최소화시킨다. 제안된 방법은 블록 수준 플로어플랜 단계에서 블록 간/블록 내부 인터커넥트, 가상으로 합성된 파워/클록 네트워크를 사용해서 정교한 라우팅 밀집도를 예측한다. This paper proposes the methodology to estimate the routing congestion of modern IC quickly and accurately at the early stage of the design flow. The occurrence of over-congestion in the routing process causes routing failure which then takes unnecessary time to re-design the physical design from the beginning. The precise estimation of routing congestion at the early design stage leads to a successful physical design that minimizes over-congestion which in turn reduces the total design time cost. The proposed estimation method at the block-level floorplan stage measures accurate routing congestion by using the analyzed virtual interconnections of inter/intra blocks, synthesized virtual power/ground and clock networks.
URI
http://www.dbpia.co.kr/Journal/ArticleDetail/NODE07015603https://repository.hanyang.ac.kr/handle/20.500.11754/69509
ISSN
226-7244
Appears in Collections:
COLLEGE OF ENGINEERING[S](공과대학) > ELECTRONIC ENGINEERING(융합전자공학부) > Articles
Files in This Item:
There are no files associated with this item.
Export
RIS (EndNote)
XLS (Excel)
XML


qrcode

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE