141 0

SEED Coprocessor의 설계 및 구현

Title
SEED Coprocessor의 설계 및 구현
Other Titles
Design and Implementation of SEED Coprocessor
Author
최명렬
Issue Date
2003-10
Publisher
한국정보과학회
Citation
한국정보과학회 학술발표논문집, v. 30, no. 2(Ⅰ), page. 886-888
Abstract
본 논문에서는 한국 정보보호진흥원에서 개발한 128 비트 블록 암호 알고리즘인 SEED VHDL로 설계하였으며, FPGA의 구현으로 성능 분석을 하였다. 암호화 과정에서의 라운드 키 생성과정을 복호화 과정에서도 동일하게 적용할 수 있게 설계하여 처리속도를 향상시켰고 라운드키 생성과정과 F 함수에서 사용되는 5개의 G함수를 하나의 G함수로 공유하여 게이트 수를 감소시켰다. Xilinx사의 Virtex XCV300 FPGA에 구현하였으며 합성결과 게이트 수는 10,610 개이고 최대 40㎒에서 동작하여 35.7Mbps로 암호화를 수행 할 수 있다.
URI
http://www.dbpia.co.kr/journal/articleDetail?nodeId=NODE00617097?https://repository.hanyang.ac.kr/handle/20.500.11754/156298
ISSN
2466-0825
Appears in Collections:
COLLEGE OF ENGINEERING SCIENCES[E](공학대학) > ELECTRICAL ENGINEERING(전자공학부) > Articles
Files in This Item:
There are no files associated with this item.
Export
RIS (EndNote)
XLS (Excel)
XML


qrcode

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE