204 0

시뮬레이션 연산시간 단축을 위한 MMC HVDC 시스템의 가속모델 구현

Title
시뮬레이션 연산시간 단축을 위한 MMC HVDC 시스템의 가속모델 구현
Other Titles
Implementation of Accelerated Model for Modular Multilevel Converter Based HVDC System to reduce simulation operation time
Author
김래영
Issue Date
2014-07
Publisher
전력전자학회
Citation
전력전자학회 2014년도 하계학술대회 논문집,Vol.2014No.7,pp.389-390 (2 pages)
Abstract
고압직류송전 (High Voltage Direct Current, HVDC) 시스템의 모듈형 멀티레벨 컨버터 (Modular Multilevel Converter, MMC)는 EMT (Electromagnetic Transients)시뮬레이션으로 구현 시 많은 연산시간을 요구하므로 시간 단축을 위한 가속설계가 반드시 필요하다. 본 논문에서는 스위칭 함수를 이용한 등가 모델을 이용하여 각 암을 하나의전압원으로 단순화하였다. 본 가속모델의 유효성을 검증하기 위해 PSCAD/EMTDC에서 제공하는 반도체 스위치를 이용한 모델과 비교하여 시뮬레이션 수행시간을 비교하였다.
URI
http://www.dbpia.co.kr/Article/NODE02439948http://hdl.handle.net/20.500.11754/55812
Appears in Collections:
COLLEGE OF ENGINEERING[S](공과대학) > ELECTRICAL AND BIOMEDICAL ENGINEERING(전기·생체공학부) > Articles
Files in This Item:
There are no files associated with this item.
Export
RIS (EndNote)
XLS (Excel)
XML


qrcode

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE