디지털 보청기를 위한 저전력, 저잡음 전치증폭기 설계
- Title
- 디지털 보청기를 위한 저전력, 저잡음 전치증폭기 설계
- Other Titles
- Desgin of Low-power, Low-noise Preamplifier for Digital Hearing-Aids
- Author
- 박상규
- Keywords
- pre-amplifier; hearing-aids; low-noise; low-power; low-distortion
- Issue Date
- 2012-12
- Publisher
- 대한전자공학회
- Citation
- 전자공학회논문지, 2012, 49(12), P.219-225, 7P.
- Abstract
- 디지털 보청기용 저전력, 저잡음 전치증폭기를 설계하였다. 본 전치증폭기는 일렛트렛 마이크로부터 싱글엔드 형태로 입력 받은 신호를 증폭한 후, 차동신호의 형태로 ADC에 전달한다. 또, 3.6, 7.2, 14.4, 28.8의 가변이득을 가지며 100Hz~10kHz의 주파수 대역에서 동작한다. 설계된 증폭기는 130nm CMOS 공정으로 제작되었으며, 1.2V 전원을 사용하여 측정한 결과 85dB의 SNR, 0.05%의 고조파 왜곡 및 $200{\mu}W$의 파워소모를 얻었다. A low-power, low-noise pre-amplifier for digital hearing-aid application is designed. This pre-amplifier amplifies single-ended signal from an electret microphone, and produces differential output to be delivered to an ADC. It has a variable gain of 3.6, 7.2, 14.4 and 28.8 with a bandwidth between 100Hz~10kHzon. The measurement results show 85 dB of SNR, 0.05 % of harmonic distortion and $200{\mu}W$ of power consumption with 1.2V supply.
- URI
- http://koreascience.or.kr/article/ArticleFullRecord.jsp?cn=DHJJQ3_2012_v49n12_219http://hdl.handle.net/20.500.11754/51425
- ISSN
- 2287-5026; 1226-5845
- DOI
- 10.5573/ieek.2012.49.12.219
- Appears in Collections:
- COLLEGE OF ENGINEERING[S](공과대학) > ELECTRONIC ENGINEERING(융합전자공학부) > Articles
- Files in This Item:
There are no files associated with this item.
- Export
- RIS (EndNote)
- XLS (Excel)
- XML