65 0

Full metadata record

DC FieldValueLanguage
dc.contributor.author서승현-
dc.date.accessioned2024-04-26T01:24:33Z-
dc.date.available2024-04-26T01:24:33Z-
dc.date.issued2023-05-
dc.identifier.citation한국정보처리학회 학술대회논문집, v. 30, NO 1, p. 23-25en_US
dc.identifier.urihttps://information.hanyang.ac.kr/#/eds/detail?an=edskis.4028248&dbId=edskisen_US
dc.identifier.urihttps://repository.hanyang.ac.kr/handle/20.500.11754/190017-
dc.description.abstract본 논문에서는 FPGA 를 활용하여 radix-2 Fast Fourier Transform(FFT) 알고리즘을 빠르고 효율적으로 구현하는 연구에 대해 기술한다. 본 논문에서 zybo z7-20 FPGA 를 사용하여 Processing System(PS)에서만 동작하는 구현과 Programmable Logic(PL)에서 동작하며 파이프라인과 병렬처리를 사용한 FFT 구현 결과를 비교한다. 또한 유사한 논문과의 결과 비교를 통해 본 구현 방법의 연산 시간 및 리소스 사용의 효율성을 분석한다.en_US
dc.description.sponsorship본 연구는 정부(과학기술정보통신부)의 재원으로 한국연구재단의 지원을 받아 수행된 연구임 (No. 2021R1A2C1095591)en_US
dc.languagekoen_US
dc.publisher한국정보처리학회en_US
dc.relation.ispartofseriesv. 30, NO 1;23-25-
dc.titleFPGA를 사용한 radix-2 16-points FFT 알고리즘 가속기 구현en_US
dc.title.alternativeRadix-2 16-points FFT accelerator implementation using FPGAen_US
dc.typeArticleen_US
dc.relation.page23-25-
dc.contributor.googleauthor이규섭-
dc.contributor.googleauthor조성민-
dc.contributor.googleauthor서승현-
dc.sector.campusE-
dc.sector.daehakCOLLEGE OF ENGINEERING SCIENCES[E]-
dc.sector.departmentSCHOOL OF ELECTRICAL ENGINEERING-
dc.identifier.pidseosh77-
Appears in Collections:
COLLEGE OF ENGINEERING SCIENCES[E](공학대학) > ELECTRICAL ENGINEERING(전자공학부) > Articles
Files in This Item:
There are no files associated with this item.
Export
RIS (EndNote)
XLS (Excel)
XML


qrcode

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE