Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | 서승현 | - |
dc.date.accessioned | 2024-04-26T01:24:33Z | - |
dc.date.available | 2024-04-26T01:24:33Z | - |
dc.date.issued | 2023-05 | - |
dc.identifier.citation | 한국정보처리학회 학술대회논문집, v. 30, NO 1, p. 23-25 | en_US |
dc.identifier.uri | https://information.hanyang.ac.kr/#/eds/detail?an=edskis.4028248&dbId=edskis | en_US |
dc.identifier.uri | https://repository.hanyang.ac.kr/handle/20.500.11754/190017 | - |
dc.description.abstract | 본 논문에서는 FPGA 를 활용하여 radix-2 Fast Fourier Transform(FFT) 알고리즘을 빠르고 효율적으로 구현하는 연구에 대해 기술한다. 본 논문에서 zybo z7-20 FPGA 를 사용하여 Processing System(PS)에서만 동작하는 구현과 Programmable Logic(PL)에서 동작하며 파이프라인과 병렬처리를 사용한 FFT 구현 결과를 비교한다. 또한 유사한 논문과의 결과 비교를 통해 본 구현 방법의 연산 시간 및 리소스 사용의 효율성을 분석한다. | en_US |
dc.description.sponsorship | 본 연구는 정부(과학기술정보통신부)의 재원으로 한국연구재단의 지원을 받아 수행된 연구임 (No. 2021R1A2C1095591) | en_US |
dc.language | ko | en_US |
dc.publisher | 한국정보처리학회 | en_US |
dc.relation.ispartofseries | v. 30, NO 1;23-25 | - |
dc.title | FPGA를 사용한 radix-2 16-points FFT 알고리즘 가속기 구현 | en_US |
dc.title.alternative | Radix-2 16-points FFT accelerator implementation using FPGA | en_US |
dc.type | Article | en_US |
dc.relation.page | 23-25 | - |
dc.contributor.googleauthor | 이규섭 | - |
dc.contributor.googleauthor | 조성민 | - |
dc.contributor.googleauthor | 서승현 | - |
dc.sector.campus | E | - |
dc.sector.daehak | COLLEGE OF ENGINEERING SCIENCES[E] | - |
dc.sector.department | SCHOOL OF ELECTRICAL ENGINEERING | - |
dc.identifier.pid | seosh77 | - |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.