302 0

임베디드 프로세서를 위한 에너지 효율의 명령어 캐쉬 계층 구조

Title
임베디드 프로세서를 위한 에너지 효율의 명령어 캐쉬 계층 구조
Other Titles
Energy-Efficient Instruction Cache Hierarchy for Embedded Processors
Author
강진구
Alternative Author(s)
Kang, Jin-Ku
Advisor(s)
이인환
Issue Date
2007-02
Publisher
한양대학교
Degree
Master
Abstract
계층적 메모리 구조는 성능 향상 이에도 하위 캐쉬로의 접근을 줄임으로서 전체적인 소비 전력 효율을 높이는 방법으로 사용될 수 있다. 본 논문에서는 임베디드 프로세서의 대표적인 StrongARM의 단일 계층 구조를 대상으로 프로세서에 인접한 명령어 캐쉬를 새로 추가하여 첫 번째와 두 번째 계층의 명령어 캐쉬 크기에 따라 변화하는 소비 전력을 모의실험을 통해 측정하고 두 계층의 명령어 캐쉬 크기에 따른 상호 관계에 대해 알아본다. 직접 사상과 32B의 블록 크기를 갖는 L0 명령어 캐쉬를 삽입하여 에너지 효율이 가장 높은 크기를 알아보고 에너지 효율적 크기에서 소비전력을 모의실험을 통해 측정한다. 온 칩 구조로 가정한 프로세서 전체의 소비 전력이 최대 약 65%로 감소됨을 볼 수 있으며, L1 명령어 캐쉬가 두 배씩 증가함에 따라 에너지 효율적인 L0 명령어 캐쉬의 크기 또한 두 배씩 증가함을 알 수 있다.
URI
https://repository.hanyang.ac.kr/handle/20.500.11754/149988http://hanyang.dcollection.net/common/orgView/200000406380
Appears in Collections:
GRADUATE SCHOOL[S](대학원) > DEPARTMENT OF ELECTRONICS & COMPUTER ENGINEERING(전자통신컴퓨터공학과) > Theses (Master)
Files in This Item:
There are no files associated with this item.
Export
RIS (EndNote)
XLS (Excel)
XML


qrcode

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE