449 0

효율적인 SoC테스트를 위한 온/오프-칩 버스 브리지 활용기술에 대한 연구

Title
효율적인 SoC테스트를 위한 온/오프-칩 버스 브리지 활용기술에 대한 연구
Other Titles
Exploiting an On/Off-Chip Bus Bridge for an Efficiently Testable SoC
Author
박성주
Keywords
AMBA; bridge; PCI; SoC; testability
Issue Date
2008-04
Publisher
대한전자공학회
Citation
전자공학회논문지 - SD, v. 45, No. 4, Page. 105-116
Abstract
오늘날의 시스템-온-칩(SoC)은 짧은 제품 생산 주기를 맞추기 위하여 재사용 가능한 IP 코아들을 이용하여 설계한다. 그러나 고집적 칩을 생산하는데 있어 증가한 칩의 테스트 비용은 큰 문제가 된다. 본 논문에서는 Advanced High-performance Bus(AHB)와 Peripheral Component Interconnect(PCI) 버스를 위한 온/오프-칩 버스 브리지를 이용한 효율적인 테스트 접근메커니즘을 제시한다. 본 기술은 독립적인 테스트 입력 경로와 출력 경로를 제공하고 버스 방향 전환을 위한 턴어라운드 지연시간을 없앰으로써 테스트 시간을 매우 줄였다. 실험 결과는 면적 오버헤드와 기능적 구조적 테스트 모두 에서의 시간이 줄어들었음을 보여준다. 제안하는 기술은 다른 종류의 온/오프-칩 버스 브리지에도 적용 가능하다. Today’s System-on-a-Chip (SoC) is designed with reusable IP cores to meet short time-to-market requirements. However, the increasing cost of testing becomes a big burden in manufacturing a highly integrated SoC. In this paper, we propose an efficient test access mechanism that exploits an on/off-chip bus bridge for the Advanced High-performance Bus (AHB) and Peripheral Component Interconnect (PCI) bus. The test application time is considerably reduced by providing dedicated test stimuli input paths and response output paths, and by excluding the bus direction turnaround delays. Experimental results show that area overhead and testing times are considerably reduced in both functional and structural test modes. The proposed technique can be applied to the other types of on/off-chip bus bridges.
URI
http://www.dbpia.co.kr/Journal/ArticleDetail/NODE00992516https://repository.hanyang.ac.kr/handle/20.500.11754/104481
ISSN
1229-6368
Appears in Collections:
COLLEGE OF COMPUTING[E](소프트웨어융합대학) > COMPUTER SCIENCE(소프트웨어학부) > Articles
Files in This Item:
There are no files associated with this item.
Export
RIS (EndNote)
XLS (Excel)
XML


qrcode

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE