The Journal of Korean Institute of Communications and Information Sciences, v. 26, no. 12, page. 181-189
Abstract
본 논문에서는 ATM 망의 트래픽 제어 기능 중의 하나인 감시 알고리즘을 제안하고 침(chip)올 설계하였으며, VHDL을 사용하여 구현하였다. 저Kt한 알고리즘은 우선순위가 높은 셀의 손실을 최소로 하포 트래픽의 다중화 및 역다중화 과정에서 발생되는 토래픽의 군집성올 해소할 수 있다는 장점을 갖고 있다, 구현한 침은 입력 모듈과 UPC 모듈,출력 모들의 3부분으로 이루어지며, 편의상,UPC 모둘에서는 메모리 제어시 메모리 어드레스 족,커넥 션 테이볼의 index를 VCI(Virtual Channel Identifier)와 동일하게 할당하였다. 또한 UPC 모들의 VSA(Virtual Scheduling AJgorithm)블럭에서 셀의 도착시간을 계수하는 카운터가 랩서리운드(wrap-armind)할 때 생기는 VSA 의 오류를 보정해 줄 수 있는 방법올 제안하였다.