275 0

Full metadata record

DC FieldValueLanguage
dc.contributor.author신현철-
dc.date.accessioned2019-06-10T06:57:48Z-
dc.date.available2019-06-10T06:57:48Z-
dc.date.issued2007-05-
dc.identifier.citation2007년도 SOC 학술대회, Page. 174 - 177en_US
dc.identifier.urihttp://www.dbpia.co.kr/journal/articleDetail?nodeId=NODE01726665&language=ko_KR-
dc.identifier.urihttps://repository.hanyang.ac.kr/handle/20.500.11754/106354-
dc.description.abstractVariable Length Decoc!ing(VLD)의 고속처리를 위해선 병렬처리가 필요하다. 본 논문에서는 VLD 병렬처리에 효과적인 새로운 기법을 제안한다. 새로운 병렬처리 기법인 Extensive Parallel Decoding은 코드의 그룹화를 통하여 8bit까지 병렬처리를 할 수 있게 한다. H.264의 Context Adaptive Variable Length Decoding(CAVLD)에 적용한 Extensive Parallel Decoding은 Reconfigurable Array Architecture(RAA) hardware에 적용한 JM CAVLD 소프트웨어 방식보다 약 1300배의 속도를 향상을 보여주었다.en_US
dc.language.isoen_USen_US
dc.publisher대한전자공학회en_US
dc.title가변 길이 부호를 위한 확장형 병렬처리 복호화en_US
dc.title.alternativeExtensive Parallel Decoding for Variable Length Codesen_US
dc.typeArticleen_US
dc.contributor.googleauthor여동훈-
dc.contributor.googleauthor신현철-
dc.sector.campusE-
dc.sector.daehakCOLLEGE OF ENGINEERING SCIENCES[E]-
dc.sector.departmentDIVISION OF ELECTRICAL ENGINEERING-
dc.identifier.pidshin-
Appears in Collections:
COLLEGE OF ENGINEERING SCIENCES[E](공학대학) > ELECTRICAL ENGINEERING(전자공학부) > Articles
Files in This Item:
There are no files associated with this item.
Export
RIS (EndNote)
XLS (Excel)
XML


qrcode

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE