145 0

W-CDMA 단말기용 Balanced 전력증폭기의 Load Insensitivity 분석

Title
W-CDMA 단말기용 Balanced 전력증폭기의 Load Insensitivity 분석
Other Titles
Load Insensitivity Analysis of Balanced Power Amplifierfor W-CDMA Handset Applications
Author
김정현
Keywords
Balanced Power Amplifier; Load Insensitive; Load Mismatch; MMIC; W-CDMA
Issue Date
2012-01
Publisher
한국전자파학회
Citation
한국전자파학회 논문지, v. 23, NO. 1, Page. 68-75
Abstract
W-CDMA 단말기에 적용 가능한 balanced 전력증폭기의 load insensitivity 특성을 분석하였다. Balanced 전력증폭기 내부에 있는 두 평형(parallel) 증폭기의 부하 임피던스가 출력 부하 임피던스의 부정합(load impedance mismatch)에 따라 어떻게 변화하는지를 수식적으로 계산하였고, 이를 통해 선형성이 가장 취약한 반사 계수 위상을 조사하였다. 이 위상에서 balanced 전력증폭기는 출력단의 트랜지스터 면적을 적절히 증가시킬 경우 선형성이 개선될 수 있음을 제안하였고, 트랜지스터 면적이 서로 다른 복수개의 1단 balanced 전력증폭기를 설계하여 VSWR=4:1 반사 조건에서의 시뮬레이션을 통해 이를 검증하였다.;The load-insensitivity of the balanced power amplifier(PA) for W-CDMA handset applications is analyzed. The load impedances of the two parallel amplifiers in the balanced PA depending on the output load mismatch are mathematically calculated and with the result, the phase of reflection coefficient at which the linear output power is severely degraded is investigated. From the analysis, we proposed that the linearity of the balanced PA at the phase can be improved by properly increasing the transistor size and thus, multiple balanced PA's with different transistor size are designed and simulated. The simulation result showed that the balanced PA with larger transistor size has improved linear output power under VSWR=4:1.
URI
http://koreascience.or.kr/article/JAKO201208040008230.pagehttps://repository.hanyang.ac.kr/handle/20.500.11754/183795
ISSN
1226-3133;2288-226X
DOI
10.5515/KJKIEES.2012.23.1.068
Appears in Collections:
COLLEGE OF ENGINEERING SCIENCES[E](공학대학) > ELECTRICAL ENGINEERING(전자공학부) > Articles
Files in This Item:
There are no files associated with this item.
Export
RIS (EndNote)
XLS (Excel)
XML


qrcode

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE