199 0

WBG 전력 반도체의 손실 및 Ringing 감소를 위한 2차원 격자 구조의 기생 인덕턴스 저감 설계 기법

Title
WBG 전력 반도체의 손실 및 Ringing 감소를 위한 2차원 격자 구조의 기생 인덕턴스 저감 설계 기법
Other Titles
Parasitic Inductance Reduction Design Method for 2-Dimension Lattice Structure to Reduce Loss and Ringing of WBG Power Semiconductors
Author
김래영
Issue Date
2020-10
Publisher
대한전기학회
Citation
2020년도 전기기기 및 에너지변환시스템부문회 정기총회 및 추계학술대회 논문집, page. 65-67
Abstract
본 논문은 WBG 전력 반도체의 손실 및 Ringing을 감소하기 위해 기생 인덕턴스를 저감 할 수 있는 2차원 격자 구 조의 설계 기법을 제안 한다. 2차원 격자 구조의 설계 기법을 통해 PCB의 기생인덕턴스를 기존 대비 약 23% 저감 시키며, 감 소한 기생 인덕턴스는 Switching energy tum-on시 약 11%, tum-off 시 약 8% 저감 시킨다. 본 논문에서는 Ansys 사의 Maxwell, Q3D Pspice를 통해 2차원 격자 구조의 유효성과 기 생 인덕턴스 저감의 성능을 확인한다.
URI
https://www.dbpia.co.kr/journal/articleDetail?nodeId=NODE10499909https://repository.hanyang.ac.kr/handle/20.500.11754/171647
Appears in Collections:
COLLEGE OF ENGINEERING[S](공과대학) > ELECTRICAL AND BIOMEDICAL ENGINEERING(전기·생체공학부) > Articles
Files in This Item:
There are no files associated with this item.
Export
RIS (EndNote)
XLS (Excel)
XML


qrcode

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE