183 0

Full metadata record

DC FieldValueLanguage
dc.contributor.advisor신현철-
dc.contributor.author김홍염-
dc.date.accessioned2020-04-01T16:53:15Z-
dc.date.available2020-04-01T16:53:15Z-
dc.date.issued2010-02-
dc.identifier.urihttps://repository.hanyang.ac.kr/handle/20.500.11754/142384-
dc.identifier.urihttp://hanyang.dcollection.net/common/orgView/200000413864en_US
dc.description.abstract최근 여러 개의 프로세서 및 메모리를 한 개의 칩에 구현하여 다양한 알고리즘을 구현하는 Multi-Processor System-on-Chip (MPSoC) 설계가 가능해지면서, 프로세서 간 interconnection을 최적화 하는 문제가 중요해졌다. Application에 따라서 최적 interconnection이 다르기 때문에, 체계적으로 다양한 사양에 적합한 interconnection 구조를 설계하는 방법이 필요하다. 본 논문에서는 프로세서가 4~16개 정도인 MPSoC application에서는 버스 구조가 적절한 점에 주목하여, 간단한 arbitration이 특징인 Single Arbitration Multiple Bus Accesses (SAMBA) 형 버스 구조를 이용하여, 다양한 application에 대한 성능 제약 조건을 만족하는 저비용 버스 구조를 찾는 새로운 방법을 제안하였다. 다양한 Application을 실험에 이용하여, 제안한 방법으로 성능 제약 조건 내에서 저비용 버스 구조를 찾았다. 같은 성능으로 최적화 전의 구조에 비해서 버스 분할에 필요한 로직 사용이 경우에 따라 약 50% 이상 감소한다. 또한 다양한 성능 조건에 대한 저비용 버스 구조를 찾을 수 있었다.-
dc.publisher한양대학교-
dc.title성능 제약 조건하에서 SAMBA형 MPSoC 버스 구조 최적화-
dc.title.alternativeSAMBA Type MPSoC Bus Architecture Optimization under Performance Constraints-
dc.typeTheses-
dc.contributor.googleauthor김홍염-
dc.contributor.alternativeauthorHongyeom Kim-
dc.sector.campusS-
dc.sector.daehak대학원-
dc.sector.department전자전기제어계측공학과-
dc.description.degreeMaster-
dc.contributor.affiliationVLSI 및 CAD-


qrcode

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE