289 0

Full metadata record

DC FieldValueLanguage
dc.contributor.author김영호-
dc.date.accessioned2018-04-14T11:00:12Z-
dc.date.available2018-04-14T11:00:12Z-
dc.date.issued2011-11-
dc.identifier.citation한국통신학회 논문집, 2011, 28(11), P.24-30(7)en_US
dc.identifier.issn1226-4725-
dc.identifier.urihttp://www.dbpia.co.kr/Journal/ArticleDetail/NODE01711643-
dc.description.abstract본고에서는 소형 고집적 이동단말기용 패키지를 위해 구현 되고 있는 능/수동소자 내장형 패키지 기술에 대해 알아 보고자 한다. 능/수동소자 내장형 패키지 기술은 IC 칩과 같은 능동 소자와 저항, 커패시터, 인덕터와 같은 수동소자 부품들을 패키지 기판 내부에 내장시켜 소형화를 추구함과 더불어 칩과 수동소자간의 접속 길이를 짧게 해서 전기적 성능을 향상시키실 수 있는 패키징 기술이다. 본 원고에서는 PCB기술에 기반을 둔 embedded active device 기술과 웨이퍼 레벨 패키징 기술에 기반을 둔 fan-out embedded wafer level package 기술 동향에 대해 서술 하고 그 특징들을 비교 분석하였으며 이 기술들에 대한 동향을 살펴보고자 한다.en_US
dc.language.isoko_KRen_US
dc.publisher한국통신학회en_US
dc.subject부품내장기술en_US
dc.subject통신기기en_US
dc.subject패키징소형화기술en_US
dc.subject소형고집적이동단말기용패키지en_US
dc.title부품내장기술을 이용한 통신기기용 패키징 소형화 기술동향en_US
dc.typeArticleen_US
dc.relation.no11-
dc.relation.volume28-
dc.relation.page24-30-
dc.relation.journal한국통신학회지-
dc.contributor.googleauthor박세훈-
dc.contributor.googleauthor김준철-
dc.contributor.googleauthor박종철-
dc.contributor.googleauthor김영호-
dc.relation.code2012214544-
dc.sector.campusS-
dc.sector.daehakCOLLEGE OF ENGINEERING[S]-
dc.sector.departmentDIVISION OF MATERIALS SCIENCE AND ENGINEERING-
dc.identifier.pidkimyh-
Appears in Collections:
COLLEGE OF ENGINEERING[S](공과대학) > MATERIALS SCIENCE AND ENGINEERING(신소재공학부) > Articles
Files in This Item:
There are no files associated with this item.
Export
RIS (EndNote)
XLS (Excel)
XML


qrcode

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

BROWSE